[PDF] Top 20 用於軟體無線電基頻處理之系統晶片設計技術---子計劃II:以正交分頻多工為基礎之多模式基頻收發器研製(I)
Has 10000 "用於軟體無線電基頻處理之系統晶片設計技術---子計劃II:以正交分頻多工為基礎之多模式基頻收發器研製(I)" found on our website. Below are the top 20 most common "用於軟體無線電基頻處理之系統晶片設計技術---子計劃II:以正交分頻多工為基礎之多模式基頻收發器研製(I)".
用於軟體無線電基頻處理之系統晶片設計技術---子計劃II:以正交分頻多工為基礎之多模式基頻收發器研製(I)
... 目前整個工作平台是使用 MathWorks 的 Matlab 6.5 平台來建構,著重的地方在於整 個系統的整合、模擬,接收端內部各個階段功能區塊的研究以及數種環境效應變數的建 構。因為上述的要求,此一平台發展成為可以提供多組環效應境組合,另外可以更換不 ... See full document
23
用於軟體無線電基頻處理之系統晶片設計技術---子計畫II:以正交分頻多工為基礎之多模式基頻收發器研製(II)
... 計畫參與人員: 林建青、陳黎峰、許騰仁、施彥旭、俞壹馨、管成偉、曾 逸晨、劉子明 成果報告類型(依經費核定清單規定繳交):□ 精簡報告 ■ 完整報告 處理方式:除產學合作研究計畫、提升產業技術及人才培育研究計畫列管 計畫及下列情形者外,得立即公開查詢 ... See full document
32
用於軟體無線電基頻處理之系統晶片設計技術-子計畫二:以正交分頻多工為基礎之多模式基頻收發器研製(III)
... ε I is positive or negative ...ε I will be acquired along the direction estimated by the first stage with the proposed continual pilots based algorithm or guard band based ... See full document
32
以正交頻分多工技術為基礎的低複雜度無線基頻收發器之研究
... 誌謝 在 Si2 實驗室從大三專題到博士畢業的 9 年時光是我求學過程中最美好的回憶, 非 常感謝我的指導教授李鎮宜博士, 他創造了非常完善的研究環境, 使我們有機會從系統 的層面與全方位的角度來思考研究的方向, 他待人處世的優雅態度一直是我們學生效仿 的對象與學習的目標, 他關心學生的生活, 在研究與人生的方向上不斷給我們建議和鼓 勵, ... See full document
253
用於軟體無線電基頻處理之系統晶片設計技術---總計劃(I)
... 就規定一些共通性的技術規範,以兼容並蓄各種不同的系統標準。因此,不論對 系統設備供應商或是終端設備製造商而言,如何能提供支援多模系統的解決方 ... See full document
21
適用於正交頻分多工技術為基礎之無線通訊系統的通道等化器設計
... 法,可以再降低 2.0~13.9dB 的估測錯誤量,另外,還包含了一個利用導頻信號的相位誤 差追蹤機制,並且一併的回饋到等化作用的複數除法器,來移除三種造成訊號失真的因 素。利用這樣一個先補償後偵測的方法,可以有效的提高追蹤機制的精確度。第二種架 ... See full document
79
應用於正交分頻多工技術為基礎之無石英無線近身網路同步器
... 在本篇論文裡,介紹一個正交分頻多工系統的同步方法,應用於無石英震盪器之無 線近身網路,來增加整個系統收發端的頻率誤差容忍度。 ... See full document
135
應用於正交分頻多工技術為基礎之低複雜度接收端基頻框架同步器
... 我要特別感謝李鎮宜教授親切的指導和建議,實驗室學長們熱誠 的提攜和討論研究,和同學們及學弟妹們的互相砥礪與合作,多虧了 大家不斷的給予我幫助,我才能化阻力為助力,順利的完成這本論文。 在這裡還要特別的謝謝一同研究 UWB system 的軒宇學長,瑞元 學長,林宏和婉君,和大家一起團隊合作時的努力和交流,讓我能在 這個研究領域不斷的成長和精進。還有菁哲學長和建青學長,當我在 ... See full document
124
應用於正交分頻多工為基礎的無線存取系統之低複雜度頻率同步器
... 們採用了平行化的架構。因此目前頻率同步器的主要挑戰即為在達到高速的情況下,降 低其複雜度並且保持系統的效能。本論文的主旨即針對以正交分頻多工為基礎的無線存 ... See full document
82
用於軟體無線電基頻處理之系統晶片設計技術---子計劃I:以OFDM為基礎之DAB與DVB-T系統整合型接收機架構設計(I)
... 序論 正交分頻多工(Orthogonal Frequency Division Multiplexing,OFDM)傳輸技術 是由多載波傳輸技術衍生而來。多載波傳輸技術主要的困難處在於複雜的計算以 ... See full document
113
基於多輸入多輸出正交分頻多工之寬頻無線進接技術(I)
... 計畫參與人員 : 何從廉、毛禮偉、陳慶鴻 一、中文摘要(關鍵詞:多輸入多輸出、正交分頻多工、空間多工、空時編碼) 在未來的寬頻無線通訊系統中,最主要的兩個挑戰為通道多路徑衰減效應以 ... See full document
11
用於軟體無線電基頻處理之系統晶片設計技術---子計畫I:以OFDM為基礎之DAB與DVB-T系統整合型接收機架構設計(II)
... DAB 系統是 採用差分四相位位移鍵(DQPSK)之調變方式,其接收機不需要作通道估計,因此 通道估計的重點將放在 DVB-T 系統的通道估計,其中通道估計的方法主要有二 ... See full document
64
60 GHz 高速無線區域網路前瞻性技術研究—子計畫二:高速多天線分頻正交多工通信基頻收發機之設計與製作
... TimeIndex 為 1∼256,在 Time Index 為 102∼157 的部分 是高頻的 guard band,所以頻域數值為 0,同 時 TimeIndex 為 1 的 DC 也是 0,其他的頻段 上的數值為 2 或-2,也是正確的,所以表示 IFFT 的區塊以及 Output Buffer ... See full document
9
用於軟體無線電基頻處理之系統晶片設計技術---子計劃III:數位訊號處理器與可重置加速器之設計(I)
... 效能。此處理器解決了 VLIW 架構上兩個主要的問題: 「指數成長的暫存器組」 及「極差的程式密度」。指令模擬結果顯示我們所提出的新架構擁有目前與市面 上高階數位訊號處理器可比擬的運算效能,但我們所使用的環狀暫存器組僅需要 一般架構不到一成(8.12%)的面積,速度卻是其 4.4 倍。另外,我們所提出的階層 ... See full document
27
基於正交分頻多重進接之無線多媒體傳收機研究及設計---子計劃III:寬頻正交分頻調變傳輸系統之傳輸信號處理技術研究及傳輸子系統整合(I)
... I. Preface OFDM is an efficient transmission scheme, which has the merits of high transmission rate, high robustness to inter-symbol interference and easy equalization of channel effect. There it is adopted in ... See full document
13
基於正交分頻多重進接之無線多媒體傳收機研究及設計---子計畫四:無線正交分頻多重進接頻道使用技術研究及全系統整合(II)
... 一、計畫簡介 本計畫為一整合型計畫之子計畫,全期三年。該整合型計畫一主要目標是基於 IEEE 802.16a 標準,研究正交分頻多重進接(orthogonal frequency-division multiple access, ... See full document
30
基於正交分頻多重進接之無線多媒體傳收機研究及設計---子計畫IV:無線正交分頻多重進接頻道使用技術研究及全系統整合(I)
... DSP 晶片與 FPGA 的系統,以提供具彈性的實現平台。這是因為我們的系統大部 分的運算是希望以高效能的 DSP 晶片完成,但某些高運算複雜度的傳收系統組件,或 須使用 FPGA ... See full document
25
多重輸入輸出正交分頻多工基頻收發機之設計與實現
... CMOS 製程,此適應性頻域通道偵測器的面積為 3×3.1 mm 2 ,另外 4×4 多重輸入輸出正交分頻多工無線通訊系統晶片在 ...1.2V 電壓下耗電量為 62.8 ... See full document
224
用於軟體無線電基頻處理之系統晶片設計技術-子計畫一:以OFDM為基礎之DAB與DVB-T系統整合型接收機架構設計(III)
... 在奇數碼框及偶數碼框,因此我們可以利用這二組同步數值來作同步的測定,由 於接收端在一開始並不知碼框的奇偶數代號,因此這二組同步數值的測定需同時 進行,由於 16 位元的同步資訊有很好的相關性,因此我們可以用滑動視窗相關 器來作同步估計,在接收數值與同步數值匹配的時候,相關數值會很大,而且這 ... See full document
169
多媒體無線接收機系統單晶片設計技術之研究(1/3) 子計畫三:數位基頻帶處理器之研製
... 解壓縮及信號處理的核心運算單元, 皆以特定用途積體電路(ASIC)或特定 用途信號處理器(ASSP)實現。但隨著 積體電路製程的進步,邏輯閘的速度 增加,使可程式信號處理器也可以滿 ... See full document
4
相關主題