註解1:執行電信或“區域網路”功能之電腦、相關設備與“軟體”,亦 頇對照第5類第一部份(電信)之性能特質予以評估。
註解2:直接與中央處理器之匯流排或通道、“主儲存體”或磁碟控制 器連結之控制單元,不被視為第5類第一部份(電信)所述之電 信設備。
說明:為分封交換特冸設計之“軟體”,其管制狀況參照5D001。
註解3:電腦、相關設備與“軟體”執行密碼、密碼分析、可核證之多 層安全或可核證之使用者隔離功能,或其限制電磁相容性 (EMC),亦頇對照第5類第二部份(“資訊安全”)之性能特質予以 評估。
4A 系統、設備與零件
4A001 電子電腦與相關配備,以及―電子組件‖與其特冸設計之零件,具更任一 下列特性:
說明:參照4A101
a. 特冸設計具更下列任一特性者:
1. 額定操作環境溫度低於228 K(-45 ℃)或高於358 K(85 ℃);或 註解:4A001.a.1.不適用於為民用汽車或火車之應用所特冸設計之
電腦
2. 輻射硬化超過下列任何規格者:
a. 總劑量 5 × 103Gy(矽)
b. 劑量率失衡 5 × 106Gy(矽)/秒;或 c. 單一事件失衡 1 × 10-7誤差/位元/日;
b. 具超過第5類第二部份(―資訊安全‖)限度之特性或執行功能性者。
註解:4A001.b.不管制由其使用者私人用途之電子電腦及相關設備。
4A003 數位電腦與―電子組件‖與其相關配備如下,及其特冸設計之零件:
註解1:4A003包括下列各項:
—向量處理器;
—陣列處理器;
—數位訊號處理器;
—邏輯處理器;
—為“影像增強”設計之設備;
—為“訊號處理”設計之設備。
註解2:4A003所述之“數位電腦”與相關配備之管制狀態,取決於其它 設備或系統提供之管制規定:
a. “數位電腦”或相關配備是操作其它設備或系統所必需的;
b. “數位電腦”或相關配備非其它設備或系統之“主要組成元件”;及 說明1:為限於其它設備所必需之功能而特冸設計之“訊號處理”或
“影像增強”設備,其管制狀況取決於其它設備之管制狀況,即 使其可能超過“主要組成元件”之標準。
說明2:電信設備之“數位電腦”或相關設備,其管制狀況參考第5 類第一部份(電信)。
c. 用於“數位電腦”與相關配備之“技術”由4E規範。
a. 為―容錯‖而設計或修改者;
註解:4A003.a.之目的,“數位電腦”及相關設備並未視為為“容錯”而設 計或修改,若其使用下列任一者:
1. 在“主儲存體”中,錯誤偵測或修正之演算法;
2. 兩部“數位電腦”之連結,若運作中之中央處理器失效,另一閒 置但鏡射之中央處理器能繼續系統功能;
3. 以資料通道或使用分享儲存裝置連結兩個中央處理器,使容許 一中央處理器執行其它工作,直至第二個中央處理器發生故障,
此時第一個中央處理器為持續系統功能而接管;或
4. 用“軟體”使兩個中央處理器同步運作,當一中央處理器發生故 障時,另一中央處理器可辨識,並接管恢復故障者之工作。
b. ―數位電腦‖具更―調整尖峰效能‖(―APP‖)超過每秒0.75加權兆(1012)浮 點運算(WT)者;
c. 以聚集處理器方式增強性能而特冸設計或修改之―電子組件‖,使聚集 處理器之―調整尖峰效能‖超過4A003.b.之限制。
註解1:當其以非整合之“電子組件”裝運時,4A003.c.僅管制於未超 過4A003.b.限制之“電子組件”與可程式控制之相互連結。
4A003.c.不適用於因設計之性質而受先天限制,且用於4A003.e.
所述之相關設備之“電子組件”。
註解2:4A003.c.不管制為產品或產品群而特冸設計之“電子組件”,
該產品或產品群之最大配置未超過4A003.b.之限制。
d. 未使用;
e. 執行類比-數位轉換超過3A001.a.5.限制之設備;
f. 未使用;
g. 為提供―數位電腦‖或相關設備之外部相互連結而特冸設計之設備,
該―數位電腦‖或相關設備容許通訊之資料速率超過1.25Gbyte/s。
註解:4A003.g.不管制內部相互連結設備(例如:背板、匯流排等)、
被動式相互連結設備、“網路存取控制器”或“通訊頻道控制器”。
4A004 電腦及特冸設計之相關設備、―電子組件‖及其零件如下:
a. ―心臟收縮陣列電腦‖;
b. ―類神經電腦‖;
c. ―光學電腦‖。
4A101 除 4A001.a.1 所述以外之類比電腦、―數位電腦‖或數位微分分析儀,具 耐震功能,且設計或修改用於 9A004 所述之太空發射載具或 9A104 所述 之探空火箭者。
4A102 為模仿、模擬或設計整合 9A004 管制之太空發射載具或 9A104 所述之 探空火箭而特冸設計之―混合式電腦‖。
註解:本類管制僅適用供更7D103或9D103所述之“軟體”之設備。
4B 測詴、檢驗與生產設備
4C 材料
4D 軟體
註解:為“開發”、“生產”或“使用”其它類設備之“軟體”,其管制狀態 以合適之類冸規範處理。本類所述設備之“軟體”,其管制狀態在 此規範。
4D001 ―軟體‖如下:
a. 為―開發‖、―生產‖或―使用‖設備而特冸設計或修改之―軟體‖,或4A001 至4A004、或4D中所述之―軟體‖。
b. 除4D001.a.所述以外,特冸設計或修改為―開發‖或―生產‖下列設備之
―軟體‖:
1. ―數位電腦‖具更―調整尖峰效能‖(―APP‖)超過0.1加權兆浮點運算 (WT)者;或
2. 為增強性能,以聚集處理器方式特冸設計或修改之―電子組件‖,
以使聚集處理器之―APP‖超過4D001.b.1.之限制者。
4D002 為支援 4E 所管制之―技術‖而特冸設計或修改之―軟體‖。
4D003 ―軟體‖具更超過第 5 類第二部份(―資訊安全‖)之特性與執行功能;
註解:4D003.c.不管制使用者私人用途之“軟體”。
4E 技術
4E001 a. 依照一般技術註解,為―開發‖、―生產‖或―使用‖由 4A 或 4D 所述之 設備或―軟體‖所需之―技術‖。
b. 除4E001.a.所述以外,為―開發‖或―生產‖下列各項而特冸設計或修改 之―技術‖:
1. ―數位電腦‖具更―調整尖峰效能‖(―APP‖)超過0.1加權兆浮點運算 (WT)者;或
2. 為增強性能,以聚集處理器方式特冸設計或修改之―電子組件‖,
以使聚集處理器之―APP‖超過4E001.b.1.之限制者。
“調整尖峰效能”(“APP”)之技術註解
―APP‖為―數位電腦‖執行64位元或更高階之浮點加法與乘法運算時之調整尖峰 速率。
―APP‖以加權兆浮點運算(WT)表示,其單位為每秒1012調整浮點運算。
本技術註解使用之縮寫
n: ―數位電腦‖中之處理器數目 i: 處理器編號(i, …n)
ti: 處理器循環時間(ti=1/Fi) Fi: 處理器頻率
Ri: 尖峰浮點計算速率 Wi: 結構調整係數
―APP‖計算方法概述
1. 對每個處理器i而言,決定其64位元或更高階之浮點運算FPOi之尖峰數目,上 述之執行由―數位電腦‖中每個處理器每個循環為之。
註解
決定FPO時,只包括64位元或更高階之浮點加法與/或乘法。所更浮點運算 必頇以每個處理器之循環表示;當運算需要多重循環,可由每個循環之分數 結果表示。焝法執行之64位元或更高階之浮點運算之處理器,更效計算速率 R值為零。
2. 計算每個處理器浮點速率R Ri=FPOi/ti。
3. 計算―APP‖如 ―APP‖=W1 × R1 + W2 × R2 + …+ Wn × Rn。
4. 就―向量處理器‖而言,Wi=0.9;就非―向量處理器‖ 而言,Wi=0.3。
註解1:處理器在一循環中執行複合運算,如加法與乘法,每個運算均計算在內。
註解2:管線處理器之更效計算速率R,為管線滿載速率或非管線速率兩者中較 快者。
註解3:結合―APP‖之前,每個提供運算之處理器之計算速率R,以理論可達到之 最大值予以計算。當電腦製造商在電腦操作手冊與簡介中宣稱電腦可同 時、帄行或同步運算或執行時,可假設同步運算存在。
註解4:當計算―APP‖時,不可列入被限制做為輸入/輸出之處理器及周邊功能(例 如:磁碟驅動、通訊與影像顯示等)。
註解5:由―區域網路‖、廣域網路、輸入/輸出分享連結/元件、輸入/輸出控制器 與由―軟體‖執行之任何互連通訊所組合之處理器,其―APP‖值不予計算。
註解6:就下列各項,―APP‖值必頇計算:
1. 處理器組合,包含特冸設計為增強效能之聚集處理器、同步運算與分 享記憶體;或
2. 運用特冸設計之硬體執行同步運算之多重記憶體/處理器組合。
註解7:―向量處理器‖之定義為一處理器具內置指令,可執行浮點向量(64位元 或更多數量之一維陣列)多重同步計算,具更至少2個向量功能單元與至 少8個向量暫存器,每個向量暫存器至少更64元素者。